PowerPC e200

QS-Informatik
Beteilige dich an der Diskussion!
Dieser Artikel wurde wegen inhaltlicher Mängel auf der Qualitätssicherungsseite der Redaktion Informatik eingetragen. Dies geschieht, um die Qualität der Artikel aus dem Themengebiet Informatik auf ein akzeptables Niveau zu bringen. Hilf mit, die inhaltlichen Mängel dieses Artikels zu beseitigen, und beteilige dich an der Diskussion! (+)


Begründung: Vollprogramm --Crazy1880 11:24, 6. Jun. 2009 (CEST)

Der PowerPC e200 ist ein 32-Bit-RISC-Prozessorkern aus der PowerPC-Familie. Er wurde von Freescale hauptsächlich für automobile und industrielle Systeme konzipiert.[1] Bei dem PowerPC e200 handelt es sich um einen SoC mit einer Geschwindigkeit von bis zu 600 MHz. Er eignet sich deshalb für embedded Anwendungen.[2]

Der e200 ist von der MPC5xx Familie abgeleitet und verwendet die Power ISA v.2.03 und die ältere Book E Spezifikationen. Die e200 SoCs folgen dem MPC55xx und MPC56xx/JPC56x Namensschema.[2]

Ab April 2007 öffnete Freescale und IPextreme das Design des e200 für Lizenzierungszwecke und Fertigungen durch andere Unternehmen.[3]

Freescale und die Continental AG entwickeln einen Triple-Core e200 für elektronisch unterstützte Bremssysteme in Automobilen.[4]

  1. Freescale’s e200 Core FamilyBuilt on Power Architecture Technology. S. 2, abgerufen am 28. April 2019 (englisch).
  2. a b MPC5500 Family. Abgerufen am 28. April 2019 (englisch).
  3. Freescale: News Release (Memento vom 24. Oktober 2007 im Internet Archive)
  4. Freescale and Continental Collaborate on Multi-Core 32-bit Microcontroller for Electronic Braking Systems. 16. November 2007, abgerufen am 28. April 2019 (englisch).

From Wikipedia, the free encyclopedia · View on Wikipedia

Developed by razib.in