Power Architektúra |
---|
NXP (volt Freescale és Motorola) |
PowerPC e sorozat (2006) (
e200
• e300
• e500
• e600
• e5500
• e6500 )
|
IBM |
POWER ISA (1990)
• POWER sorozat (1990)
|
IBM-Nintendo együttműködés |
Egyéb |
Titan • PWRficient • Cell • Xenon • X704 |
Kapcsolódó hivatkozások |
OpenPOWER Alapítvány
• AIM alliance
• RISC
• Blue Gene
• Power.org
• PAPR
• PReP
• CHRP
• AltiVec
• tovább...
|
A PowerPC e600 a Freescale Semiconductor által a 2000-es évek elején fejlesztett 32 bites PowerPC mikroprocesszormagok egy családja, amelyet elsősorban nagy teljesítményű egylapkás rendszerekben (SoC) való felhasználásra terveztek, a 2 GHz feletti sebességtartományban, ezáltal ideálisak voltak nagy teljesítményű útválasztási és távközlési alkalmazásokhoz. Az e600 a PowerPC 74xx tervezet folytatása.
Az e600 egy szuperskalár sorrendtől eltérő (out-of-order) RISC mag 32/32 KiB L1 adat- és utasítás-gyorsítótárakkal, egy hét fokozatú, három utasítás kibocsátására képes utasítás-futószalaggal, betöltő/tároló egységgel, rendszer regiszterrel, hatékony elágazásjóslással, fixpontos egységgel, egy kétszeres pontosságú FPU-val és egy továbbfejlesztett 128 bites AltiVec egységgel, amely korlátozott sorrenden kívüli végrehajtásra képes. A magot úgy tervezték, hogy képes legyen multiprocesszált környezetben és többmagos konstrukciókban működni, és nagy méretű L2 gyorsítótárat kezelni a lapkán belül.
Az e600-as mag teljes mértékben visszafelé kompatibilis a PowerPC magokkal, amelyekből származik.