POWER-, PowerPC- en Power ISA-architectuur |
---|
Historisch |
POWER · POWER2 · POWER3 · POWER4 · POWER5 · PPC6xx · PPC7xx · PPC74xx · PPC970 · PowerPC-AS · Broadway |
Huidig |
e200 · e300 · e500 · e600 · e5500 · e6500 · PA6T · POWER6 · POWER7 · POWER8 · POWER9 · Power10 · PPC4xx · Cell PPE · Xenon |
Geannuleerd |
Gerelateerde links |
OpenPOWER Foundation · RISC · AIM-alliantie · System p · Power.org · PAPR · PReP · CHRP · AltiVec |
IBM POWER is een RISC instructiesetarchitectuur (ISA) die ontwikkeld werd door IBM. De naam is een acroniem voor Performance Optimization With Enhanced RISC.[1]
De instructieset diende in de jaren negentig als basis voor hoogwaardige microprocessors van IBM en werd gebruikt in veel van IBM's servers, minicomputers, werkstations en supercomputers. Deze processors heten POWER1 (RIOS-1, RIOS.9, RSC, RAD6000) en POWER2 (POWER2, POWER2+ en P2SC).
De instructieset evolueerde naar de PowerPC-instructiesetarchitectuur en werd in 1998 geklasseerd als verouderd toen IBM de POWER3-processor introduceerde die voornamelijk een 32/64-bit PowerPC-processor was, maar ook de IBM POWER-architectuur bevatte voor achterwaartse compatibiliteit. De oorspronkelijke IBM POWER-architectuur werd daarna niet meer gebruikt. PowerPC evolueerde in 2006 naar Power ISA, de derde instructiesetarchitectuur.
IBM ontwikkelt nog steeds PowerPC-microprocessorkernen voor gebruik in zijn ASIC's.