此條目目前正依照en:RISC-V上的内容进行翻译。 (2018年12月19日) |
推出年份 | 2010年 |
---|---|
設計公司 | 加州大學柏克萊分校 |
最新架構版本 |
|
是否開放架構? | 是 |
體系結構類型 | 載入-儲存架構 |
字長/暫存器資料寬度 | 32、64、128 |
位元組序 | 小端序 |
指令編碼長度 | 不定長度 |
指令集架構設計策略 | RISC |
擴展指令集 | M、A、F、D、Q、C、P |
分支預測結構 | 比較和分支 |
通用暫存器 | 16、32(包括一个始终为零的寄存器) |
浮點寄存器 | 32(可选;宽度取决于选用的扩展指令集,可为32、64、128位元) |
RISC-V(英语发音为“risk-five”)是一個基于精简指令集(RISC)原则的开源指令集架構(ISA),簡易解釋為與開源軟體運動相對應的一種「開源硬體」。该项目于2010年在加州大學柏克萊分校启动,但许多贡献者是该大学以外的志愿者和行业工作者。
与大多数指令集相比,RISC-V指令集可以自由地用于任何目的,允许任何人设计、制造和销售RISC-V芯片和软件而不必支付給任何公司專利費。虽然这不是第一个开源指令集[1],但它具有重要意义,因为其设计使其适用于现代计算设备(如仓库规模云计算机、高端移动电话和微小嵌入式系统)。设计者考虑到了这些用途中的性能与功率效率。该指令集还具有众多支持的软件,这解决了新指令集通常的弱点。[2]
RISC-V指令集的设计考虑了小型、快速、低功耗的现实情況來實做,但並没有对特定的微架構做过度的設計。[3][4]
截至2021年12月,RISC-V工作小組已經批准了版本 20191213 的非特权指令集(Unprivileged ISA,曾經稱為用户级指令集 User-Level ISA),以及版本 20211203 的特权指令集(Privileged ISA)。